發布時間:2020-06-12
瀏覽次數:326
摘要:進入新世紀,微電子的發展進入納電子/集成微系統時代,人們在繼續發展摩爾定律的同時,創新了超越摩爾定律的微系統三維集成技術。介紹了在成像傳感、光集成微系統、慣性傳感微系統、射頻微系統、生 物微系統和邏輯微系統的三維集成技術的新發展,包含MEMS和IC的3D異構集成、具有Si插入器的SiP3D集成和異質3D集成等技術和各自相應的特點,以及在各應用領域所產生的革命性成果。還介紹了微系統三維集成中有關TSV的可靠性研究的zui新進展。
關鍵詞:微系統;3D集成;成像傳感;光集成;慣性傳感;射頻(RF);生 物;多核邏輯電路;芯片上網絡;可靠性;異構集成
0 引 言
縱觀世界微技術近120年的發展,經歷了機械、電機、真空管、1947年的晶體管發明后的分立器件、1958年的集成電路發明后的微電子,進入新世紀初微技術已由微電子時代跨入納電子/集成微系統時代:集成電路一方面按照摩爾定律繼續按比例縮小尺寸,特征尺寸從90nm/65nm/45nm/32nm/22nm/14nm向10nm進軍;同時也創新出超越摩爾定律的微系統集成新技術。微系統集成是由微電子、光電子和微電子機械系統(MEMS)所構成的體系結構以及算法所組成,其基本特征是芯片級的異構三維(3D)集成,比傳統的三維微組裝技術在體積上縮小至1/100,而性能上提高100倍,因此集成微系統新技術將在信息系統的傳感、通信、處理和執行等方面產生革命性的影響。微系統三維集成可采用不同技術,如由微電子、光電子和MEMS實現異構/異質集成,以實現高度集成的多功能微系統,適應在信息的傳感、通信、處理和執行等方面的新興應用中所要求的小尺寸、低成本和高性能的需求。
微系統3D集成技術的概念始于大規模集成電路的鍵合和硅穿孔技術(TSV)。1989年,M.Koyanagi[1]首 次提出一個3D大規模集成電路的制造方法,將大規模集成電路的晶圓從背面減薄并鍵合到另一較厚的大規模集成電路晶圓上;1994年,H.D.Goldberg等人[2]開始把Si晶圓間的鍵合技術用于MEMS剪切應力傳感器;1995年,T.Matsumoto等人[3]提出了采用TSV垂直互連的多層3D大規模集成電路(LSI),并開發了多晶硅TSV技術;1996年,K.H.Yu等人[4]采用基于微凸點的晶圓鍵合的3D大規模集成電路技術研發了實時微視覺系統。此后人們基于TSV技術開展了3D疊層LSI和3D疊層芯片的研發,以及將該技術應用于成像傳感器芯片。2006年,M.Sekiguchi等人[5]開發了低成本的芯片穿孔技術用于CMOS成像傳感器,并于2008年將TSV技術首 次用于量產的CMOS成像傳感器的產品。經多年的發展,3D集成技術已開始應用于批量生產,如現場可編程門陣列(FPGA)、CMOS圖像傳感器、有源像素傳感器、MEMS諧振器和MEMS加速度計等。
由于3D集成技術具有低成本、高通量的真空封裝和多芯片異構集成等特點,使其成為微系統集成的優選技術。微系統三維集成技術已形成MEMS和IC異構的3D集成、具有插入器的SiP(封裝中的微系統)3D集成和異質3D集成等發展路徑,近幾年在成像傳感、光集成微系統、慣性傳感微系統、射頻微系統、生 物微系統、邏輯微系統等方面的應用創新和可靠性研究有長足進步。微系統時代已經發展了十幾年,總結與分析當前微系統三維集成技術的zui新進展,對在“十三五”發展微系統三維集成具有很好的借鑒作用。
1 成像傳感
CMOS成像傳感器、制冷和非制冷紅外焦平面等均廣 泛采用三維集成技術。成像傳感器和信號處理集成電路(IC)采用三維集成技術具有四種優勢[6]:其一是傳感器和IC之間能形成較短和高密度的互連;其二是具有大的填充因子;其三是不同層的器件可獨立優化后再集成;其四是允許每一層采用zui適用的制造技術。成像傳感采用三維集成技術,可實現高性能、小尺寸和低成本。近幾年三維集成技術在成像傳感方面的應用創新已有多項成果,正在向計算成像和智能成像傳感器微系統的方向發展:采用中空的TSV的低成本的芯片穿孔技術使CMOS成像傳感器得以量產;采用數千個高密度TSV垂直互連的背照CMOS圖像傳感器的像素達800萬個并具有240萬門的信號處理芯片;采用TSV適當的布局設計和工藝改進,使1.1μm像素的背照式CMOS圖像傳感器的暗電流等性能改善;采用芯片的金屬面對面的三維堆疊技術實現3300萬個像素的3D疊層CMOS圖像傳感器,向計算成像進軍;采用短路徑混合疊層技術和三級循環結構ADC變換電路實現了1.1μm像元尺寸33M像素的240fps三維疊層CMOS圖像傳感器;采用晶圓鍵合和真空封裝密封MEMS工藝實現384×288的像素的硅/鍺硅量子阱紅外微型測輻 射熱儀焦平面陣列和采用256×256高密度TSV實現HgCdTe紅外焦平面陣列的先進3D混合信號處理器,向智能成像方向發展。
CMOS成像傳感器是低成本TSV技術用于量產的首 款產品[5],其采用8英寸(1英寸=2.54cm)Si晶圓上的芯片穿孔技術,制備垂直互連:采用YAG激光器在Si晶圓的背面并對準Al壓塊進行消融鉆孔;接著采用真空層壓設備使環氧樹脂薄膜完全填滿di一次鉆孔并和Si晶圓的背面無氣隙層壓;和di一次鉆孔的中心對準在填充樹脂上進行第二次激光鉆孔,顯露出壓塊的背面而不能燒蝕金屬;然后采用半加成法PCB電鍍工藝對Si晶圓背面和鉆孔的里面進行圖形化電鍍。采用該技術的傳感器芯片的分辨率為130萬個像素,芯片尺寸為6.75mm×8.32mm,輸出信號的管腳為67針。隨著近幾年智能手機市場的強勁增長,手機攝像頭需要更加多元化和增加功能。除了通常圖像傳感器需要的圖像質量、速度和下部的傳統像素數量之外,應對各種各樣的攝影鏡頭有新功能的更高需求。背照明CMOS圖像傳感器可避免位于芯片正面的金屬互連對入射光的不利影響。2013年,S.Sukegawa等人[7]采用TSV三維集成技術把背照CMOS圖像傳感器和65nmCMOS邏輯電路進行三維集成,形成1/4英寸800萬個像素(像素尺寸1.12μm)的背照疊層CMOS成像傳感器,其具有等效240萬門的信號處理芯片,而體積僅為傳統兩維集成芯片的70%(500萬門),且能保持好的圖像質量。上部的背照CMOS圖像傳感芯片和下部的CMOS邏輯電路芯片采用具有TSV的連接層以實現互連,是典型的垂直孔型接觸。每個芯片的TSV的數量約等于行和列的信號的數量,還包括電源和接地線路,其數量達數千個。比較器和計數器構成了數字相關的二重抽樣方案,TSV的寄生電阻和電容的變化被補償,因此TSV對圖像質量沒有影響。為了應對疊層像素工藝所引起的工藝挑戰,2014年,J.C.Liu等人[8]研究了先進的3D堆疊體系結構并用于1.1μm像素的背照式CMOS圖像傳感器中。首 次發現在傳感器陣列下方貼合電路工作時會使疊層像素的性能退化的機理,同時由于TSV中Si和Cu之間的熱膨脹系數的差異導致的機械應力也會影響光電二極管和像素晶體管的性能。通過改善散熱能力的疊層結構以解決像素因溫度上升所致暗電流的增加問題;通過優化設計TSV陣列和像素晶體管及像素陣列之間的安 全區的距離以及TSV的適當的布局設計,可使通孔3D的連接對傳感器性能的影響顯 著減少;其暗電流下降為原來的2/5,空白像素性能由5.76×10-4降至3.60×10-4。同年,M.Goto等人[9]報道了采用在絕緣襯底上的硅(SOI)上的直接鍵合工藝制備的具有與像素并聯的A/D變換器的三維集成CMOS圖像傳感器,以解決多個像素共享TSV或凸點的問題。光電二極管和在SOI上的逆變器層采用金電極直接鍵合,為每個像素提供在像素內的A/D變換。設計了具有脈沖頻率輸出ADC,同時制備了具有64像素的傳感器樣品。所開發的傳感器成功采集了視頻圖像,并具有超過80dB寬動態范圍的較好線性度,結果表明,進行像素級的3D集成的高性能CMOS圖像傳感器是可行的。
3D堆疊和計算成像是CMOS圖像傳感器發展的兩個主要驅動力。由于3D堆疊技術可把像素陣列和外圍電路相分離,因此計算成像的各部分電路塊(立體視覺、陣列相機、可重構指令單元陣列等)可以與傳感器電路集成在一起并可利用先進的CMOS技術,包括FinFET。2016年,C.C.M.Liu等人[10]開發了1.5V,33M像素的3D疊層CMOS圖像傳感器,所設計的電路塊如比較器、讀出器、發射器和鎖相環,在邏輯處理中采用數字架構與zui小數量的電阻和電容。所用的三維堆疊技術是芯片的金屬面對面,它可以在背照式的像素陣列下面進行3D連接,和傳統的利用像素陣列外面面積的TSV技術相比,增加了陣列到芯片的面積比率,達到82.5%。該疊層芯片展示了在均勻33M像素陣列和由4個相同的8.3M像素電路單元所構成的無縫圖像讀出電路的中心處的3D連接。不用開發新電路,在相同的幀率下可以結合16個緊湊單元用于讀取133M像素陣列且節省額外的驅動功率。為了適應高幀速率的高清TV的需求,2016年,T.Arai等人[11]報道了1.1μm像元尺寸33M像素的240fps三維疊層CMOS圖像傳感器,其具有三級循環結構ADC變換電路。其和文獻[6]報道的疊層背照CMOS圖像傳感器不同(像素晶圓和專用集成電路(ASIC)晶圓之間的連接是通過周邊區域的TSV);采用像素晶圓(45nmCMOS工藝)和ASIC晶圓(65nm邏輯CMOS工藝)之間短路徑的混合疊層技術以實現像素面積內的連接。1932(H)×4(V)CDS/ADC的陣列處在像素面積之下,減少了像素隨機噪聲;此外,三級循環結構ADC的流水線和并行操作也有 效減少了轉換時間和功耗。該三維的背照式CMOS圖像傳感器具有低噪聲、低功耗和高像元率的特點。
在采用微型測輻 射熱儀焦平面陣列的長波長紅外成像領域,采用異構三維集成的方法,可避免單片集成方法中熱敏材料難以優化的問題。因為,在異構的三維集成中,微型測輻 射熱儀的熱敏電阻材料首先在獨立的圓片上制備,隨后經過晶圓鍵合、晶圓減薄和后續的微加工而被轉移到預制好的CMOS基讀出集成電路圓片上。2015年,F.Forsberg等人[12]報道了檢測波長8~14μm的硅/鍺硅量子阱紅外微型測輻 射熱儀焦平面陣列,該焦平面陣列由384×288的像素組成,其像素間距為25μm×25μm。已實現了兩個不同微型測輻 射熱儀的焦平面陣列設計。其一是傳統的單層微型測輻 射熱儀的設計,硅/鍺硅量子阱熱敏電阻通過微型測輻 射熱儀框架并經由端子和讀出電路相連;其二是傘形結構設計,在該設計中微型測輻 射熱儀的框架被放置在微型測輻 射熱儀的膜之下以實現對像素填充因子的改進,長而窄的框架給熱敏電阻和讀出電路之間提供一個低熱導,硅/鍺硅量子阱熱敏電阻經由穿孔(孔周圍為高摻Si層,孔內為低應力無定形TiAl層)和TiAl框架與讀出電路相連。紅外焦平面陣列采用CMOS兼容的晶圓鍵合和真空封裝密封MEMS工藝,實現了晶圓級的異構3D集成和封裝,且CMOS集成電路的優化和微型測輻 射熱儀材料性能相對獨立。三維集成技術提供了一種實現大規模并行信號處理光電子微系統的路徑,在紅外焦平面陣列芯片之下可垂直集成多個信號處理芯片,允許多種像素信號處理電路整合以提供片上模擬數字轉換、數據壓縮、實時處理或與“智能”成像傳感器相關的其他功能。2014年,D.S.Temple等人[13]報道了用于HgCdTe紅外焦平面陣列的先進3D混合信號處理器,其像素級的3D互連被排列成256×256高密度格式,TSV孔的間距為30μm、直徑為4μm、孔深為30μm。兩種讀出集成電路,模擬和數字電路分別在兩個不同的加工廠采用0.35μm和0.18μmCMOS工藝制備。在疊層工藝中,采用芯片到芯片的焊接,以避免晶圓到晶圓的鍵合所相關的混合成品率的損失。
3D集成的疊層讀出電路和紅外焦平面陣列再混合集成,全像素的工作率可達到99.9%。測量結果表明,TSV中的Cu和W路由結構之間的TSV和接觸電阻的總電阻在1Ω量級。隔離電阻由測量TSV中Cu和Si襯底接觸之間泄漏電流來確定,其作為電壓的函數,在3.3V時大于1.5GΩ。電導測量TSV不同鏈長度在256×256的TSV表示可操作性超過99.9%。
資料整理自網絡,侵權刪除。
轉載請注明來源:geturprint.com